Die folgenden Beispiele bieten Anleitungen zur Implementierung von Funktionen mit Verilog HDL. Weitere Informationen zum Support von Verilog finden Sie in der Intel® Quartus® Prime Software Hilfe.
Weitere Beispiele für Verilog-Designs für Intel Geräte finden Sie im Empfohlenen HDL-Codierungsstile-Kapitel der Intel Quartus Prime Software-Benutzerhandbüchern. Sie können auch auf Verilog HDL-Beispiele aus den Sprachvorlagen in der Intel Quartus Prime Software zugreifen.
Verilog Communications-Funktionen
Verilog arithmetische Funktionen
Verilog-Bus- und I/O-Funktionen
Verilog Digital Signal Processing (DSP) Funktionen
- Verilog HDL Vorlage für Inferring DSP Blocks in Stratix III und IV FPGAs
- Erlangen von Leistungssteigerung bei Block-Fließkomma-IFFT+FFT-Paaren
- DieS ist das Nachladen von Leistungseigenschaften für DEN COMPILER VON".
- FFT mit 32K-Punkt-Transformationslänge
- Unterzeichneter Multiplikator mit registrierter I/O
- Unterzeichneter Multiplikator-Adder
- Nicht zugewiesener Multiplikator
- Nichtsignierte Multipier-Unterstützung
Verwendung von Verilog HDL-Beispielen
Intel bietet Verilog HDL Designbeispiele als herunterladbare ausführbare Dateien oder wird in Ihrem Webbrowser als Text angezeigt. Wählen Sie den Link zur ausführbaren Datei, um die Datei auf Ihre Festplatte herunterzuladen. Um Verilog HDL-Beispiele zu verwenden, die als Text in Ihrer Intel Quartus Prime Software angezeigt werden, kopieren Sie den Text aus Ihrem Webbrowser und fügen Sie ihn in den Texteditor ein. Stellen Sie sicher, dass der Dateiname der Verilog HDL Design-Datei (.v) dem Entitätsnamen im Beispiel entspricht. Wenn der Entitätsname beispielsweise myram ist, speichern Sie die Datei unter myram.v.