Agilex™ 7 FPGA Schnittstellenprotokoll Design-Journey

Die interaktive FPGA Interface Design Journey bietet eine kuratierte Liste von Dokumentationen, die Ihnen helfen, erfolgreich eine Logikschnittstelle mit zugehörigen Softwaretreibern zu entwerfen, um Ihre Benutzerlogikanwendung mit Komponenten auf Ihrem Mainboard zu verbinden, wie z. B. Speicher, Flash-Geräte, Ethernet, Host-Server zu FPGA-Schnittstellen (z. B. PCIe oder CXL), eingebettete Peripheriegeräte über I2C, SPI, UART, USB usw. sowie Video-, drahtlose und drahtgebundene Kommunikationsschnittstellen. Das FPGA Schnittstellendesign bietet eine Abstraktionsebene zwischen der Benutzerlogikanwendung und den Details des Mainboards, die Portabilität, Designwiederverwendung und High-Level-Design-Flows ermöglicht. Wählen Sie unten die Benutzeroberfläche aus und wählen Sie im linken Navigationsbereich den gewünschten Designschritt, um die verfügbaren Ressourcen zu finden.

Back to Design Hub

Design with IO Design with GPIO and LVDS IO Design with PHY Lite IP Discover Transceiver Tiles Select Transceiver Tile Design with Transceiver Tiles Design with E-Tile Design with F-Tile Design with P-Tile Design with R-Tile
Discover Ethernet IP Portfolio Design Considerations Design with Ethernet MAC Interfaces Add 100G MAC Interface Add 50G MAC Interface Add 40G MAC Interface Add 25G MAC Interface Add 10G MAC Interface Design with Multi-Rate 10G Ethernet PHY Add Triple Speed Ethernet MAC Interface Add Ethernet MDIO Interface Design with Network Security Protocols Implement MACsec Design with Ethernet Precision Time Protocols Precision Time Protocol (PTP) 1588 Solutions
Design with PCI Express (PCIe) IP Discover PCIe IP Solutions Add PCIe Gen 5 Interface Add PCIe Gen 4 Interface Add PCIe Switch Design with Compute Express Link (CXL) IP Add CXL 1.0/2.0 Interface Design with DMA Controller Add Multi Channel DMA Controller
Design with PHY Lite IP Add PHY Lite Interface Design with Serial Lite Interface Add Serial Lite IV F-Tile (696G) Interface Add Serial Lite IV E-Tile (448G) Interface Design with Interlaken Interface Add Interlaken F-Tile (25G - 675G) Interface Add Interlaken E-Tile (20G - 400G) Interface Design with Optical Transport (OTN) Interface Add OTN Interface
Add DDR Memory Interfaces Add DDR5 Memory Interface Add DDR4 Memory Interface Add LPDDR5 Memory Interface Add QDR-IV Memory Interface Add High Bandwidth Memory (HBM) Interface Add Flash Memory Interfaces Add QSPI Flash Interface Add NAND Flash Interface Add SD/MMC Flash Interface Add On-Chip Memory Add On-Chip Memory Add DMA Controller Add Modular Scatter-Gather DMA Core