Artikel-ID: 000085501 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 30.10.2012

Bei Stratix V Hard IP for PCIe Gen2 Endpoints in Gen3 Systemen können Verbindungstrainingsprobleme auftreten.

Umgebung

  • Intel® Quartus® II Anmeldungs-Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Kritisches Problem

    Beschreibung

    Bei Stratix V Hard IP für können Verbindungsschulungsprobleme auftreten PCIe-Gen2-Endgeräte in Gen3-Systemen, wie die Intel Ivy Bridge oder Sandy Bridge Mikroprozessoren.

    Lösung

    Die Problemumgehung besteht darin, ein Upgrade auf die Quartus II 12.0 SP2 Software durchzuführen. Release.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Stratix® V FPGAs

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.