Artikel-ID: 000083069 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 18.11.2011

Beispiel: Project Fails to Simulate (Projekt kann nicht simuliert werden, wenn HardCopy-Kompatibilität für externe UniPHY-Speicherschnittstellen aktiviert ist)

Umgebung

  • Intel® Quartus® II Anmeldungs-Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Kritisches Problem

    Beschreibung

    Das Beispielprojekt für mit HardCopy generierte Designs Der aktivierte Kompatibilitätsmodus kann nicht simuliert werden.

    Lösung

    Die Problemumgehung für dieses Problem besteht darin, zwei Dateien wie folgt zu ändern:

    1. Öffnen Sie die Datei in einem Texteditor _example_design/simulation/_example_sim/ submodules/_example_sim__example_sim.v
    2. Ändern Sie in der oben genannten Datei die Zeile .INIT_FILE = (“dut_dut_e0_if0_p0_sequencer_rom.v”) An .INIT_FILE = (“_example_sim__example_sim_e0_if0_p0_sequencer_rom.v”)
    3. Öffnen Sie die Datei in einem Texteditor _example_design/simulation/_example_sim.qsf
    4. Fügen Sie in der oben genannten Datei die folgenden Zeilen hinzu: set_global_assignment -name EDA_TEST_BENCH_FILE _example_sim/submodules/hc_rom_reconfig_gen.sv - section_id uniphy_rtl_simulation -hdl_version SystemVerilog_2005 Undset_global_assignment -name SOURCE_FILE _example_sim/submodules/_example_sim_ _example_sim_e0_if0_p0_sequencer_rom.hex

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    HardCopy™ III ASIC-Geräte

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.