Artikel-ID: 000078969 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 23.01.2015

Warum sehe ich bei der Simulierung der Altera Soft LVDS IP mit MAX 10 Geräten eine falsche tx_outclock Frequenz?

Umgebung

  • Intel® Quartus® II Anmeldungs-Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Aufgrund eines bekannten Problems in Quartus® II Softwareversionen 14.1 und früher sehen Sie möglicherweise eine falsche tx_outclock Frequenz, wenn die Altera® Soft LVDS IP mit MAX® 10 Geräten simuliert wird.

     

    Lösung

    Dieses bekannte Problem wirkt sich nur auf das Simulationsverhalten aus und wird voraussichtlich in der zukünftigen Version der Quartus II Software behoben werden.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Intel® MAX® 10 FPGAs

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.