Artikel-ID: 000078237 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 19.09.2017

Kann ich eine Transceiver RX Pin als CDRCLK FÜR die HDMI Design Example Receiver Interface (Sink) auf Arria® 10 und Cyclone® 10 Geräten verwenden?

Umgebung

    Intel® Quartus® Prime Pro Edition
    HDMI*
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Beschreibung

Nein, Sie können keinen Transceiver RX Pin als CDRCLK für die HDMI™ Design Example Receiver Interface (Sink) auf Arria® 10 und Cyclone® 10 Geräten verwenden.

Die Frequenz der HDMI-TMDS_CLK hängt von der Videoauflösung ab. Niedrige Auflösungen haben eine TMDS_CLK-Frequenz von 27 MHz unterhalb der mindesten CDR-CDR-CLK-Frequenz. Das HDMI-Designbeispiel implementiert eine kaskadierte IOPLL-Architektur, um die TMDS_CLK für Video mit niedriger Auflösung zu multiplizieren.

TMDS_CLK -> IOPLL -> CDR CDRCLK

Die RX Pin as aCLK-Funktion kann nur verwendet werden, wenn sie direkt mit dem CDR-CDCLK verbunden ist. Ihr Design passt nicht in die Intel® Quartus® Prime Software, wenn Sie das HDMI-Designbeispiel RXCLK auf eine Rx-Pin platzieren.

Lösung

Um dieses Problem zu umgehen, sollten Sie Ihr HDMI-Design-Beispiel-TMDS_CLK auf einen dedizierten Transceiver-TRANSCEIVER-STECKplatz LEGEN.

Zugehörige Produkte

Dieser Artikel bezieht sich auf 2 Produkte

Intel® Arria® 10 FPGAs und SoC FPGAs
เอฟพีจีเอ Intel® Cyclone® 10 GX

1

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte es Widersprüche zwischen der englischsprachigen Version dieser Seite und der Übersetzung geben, gilt die englische Version. Englische Version dieser Seite anzeigen.