Kritisches Problem
Für Speicherschnittstellen, die mit Version 11.0 oder neuer von Hochleistungsstark Controller II (HPC II), DDR3 ODT-Ausfälle können in der Simulation auftreten mit Denkali.
Für dieses Problem gibt es zwei mögliche Problemumgehungen: Option 1:
Öffnen Sie die alt_mem_ddrx_controller_st_top.v file und
fügen Sie der Gleichung, die zur Ableitung der localparams CFG_EXTRA_CTL_CLK_RD_TO_WR_DIFF_CHIP und CFG_EXTRA_CTL_CLK_WR_TO_RD_DIFF_CHIPverwendet wird, 1 (clk) hinzu. Option
2: Öffnen Sie die generierte Datei _alt_mem_ddrx_controller_top.v und
ändern Sie den localparam CFG_READ_ODT_CHIP Wert in ‘h0 .