Artikel-ID: 000077293 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 24.11.2011

DDR3 ODT schlägt in Simulation mit Denkali für DDR2 und DDR3 SDRAM Controller mit UniPHY und DDR3 SDRAM Controller mit AltMEMPHY IP fehl

Umgebung

  • Intel® Quartus® II Anmeldungs-Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Kritisches Problem

    Beschreibung

    Für Speicherschnittstellen, die mit Version 11.0 oder neuer von Hochleistungsstark Controller II (HPC II), DDR3 ODT-Ausfälle können in der Simulation auftreten mit Denkali.

    Lösung

    Für dieses Problem gibt es zwei mögliche Problemumgehungen: Option 1: Öffnen Sie die alt_mem_ddrx_controller_st_top.v file und fügen Sie der Gleichung, die zur Ableitung der localparams CFG_EXTRA_CTL_CLK_RD_TO_WR_DIFF_CHIP und CFG_EXTRA_CTL_CLK_WR_TO_RD_DIFF_CHIPverwendet wird, 1 (clk) hinzu. Option 2: Öffnen Sie die generierte Datei _alt_mem_ddrx_controller_top.v und ändern Sie den localparam CFG_READ_ODT_CHIP Wert in ‘h0 .

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Intel® programmierbare Geräte

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.