Artikel-ID: 000075660 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 21.04.2021

Warum stößt die HDMI Intel® FPGA Sink IP auf zeitweiligen HDMI 2.1 Rx Link-Link-Trainingsfehler?

Umgebung

  • Intel® Quartus® Prime Pro Edition
  • HDMI* Intel® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Kritisches Problem

    Beschreibung

    Aufgrund eines Problems, das mit Version 19.4 der Intel® Quartus® Prime Pro Software beginnt, wenn Intel® Arria® 10 Geräte verwendet werden, und Version 20.4 der Intel® Quartus® Prime Pro Software, wenn Intel® Stratix® 10 Geräte verwendet werden, kann es vorkommen, dass hdmi Intel® FPGA Sink IP zeitweilig auf HDMI 2.1 Rx Link-Trainingsfehler stößt.

    Dieses Problem ist darauf zurückzuführen, dass der HDMI-Intel® FPGA Sink IP-Kern die Symbol-Neuausrichtung nicht korrekt durchführt, wenn das FRL-Sperrsignal nach der ersten gesperrten Stufe instabil wird.

    Lösung

    Dieses Problem wird ab der Intel® Quartus® Prime Pro Edition Version 21.1 Software behoben.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 2 Produkte

    Intel® Arria® 10 FPGAs und SoC FPGAs
    Intel® Stratix® 10 FPGAs und SoC FPGAs

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.