Artikel-ID: 000074346 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 25.03.2015

Warum schlägt die Simulation für den RapidIO II Megacore bei Verwendung von VHDL fehl?

Umgebung

  • Intel® Quartus® II Anmeldungs-Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung Aufgrund eines Problems mit der Quartus® II Software schlägt die Simulation für den RapidIO II Megacore fehl, wenn das Simulationsmodell mit VHDL generiert wird.
    Lösung

    Sie müssen das Verilog-Simulationsmodell verwenden.

    Dieses Problem wird voraussichtlich in einer zukünftigen Version der Quartus II Software behoben.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Intel® programmierbare Geräte

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.