Stratix® V GX FPGA Entwicklungskit
Das Stratix® V GX FPGA Entwicklungskit bietet eine vollständige Designumgebung, die die gesamte Hardware und Software enthält, die Sie benötigen, um sofort mit der Entwicklung von FPGA-Designs zu beginnen.
Stratix® V GX FPGA Entwicklungskit
Sie können dieses Entwicklungskit verwenden, um Folgendes durchzuführen:
- Entwickeln und testen Sie PCI Express* (PCIe)-Designs mit Datenraten bis zu Gen3. mit dem PCIe-Kurzkarten-Formfaktor-kompatiblen Entwicklungsboard
- Entwickeln und testen Sie Speichersubsysteme für DDR3-, QDR II+- oder RLDRAM II-Speicher.
- Verwenden Sie die Hochgeschwindigkeits-Mezzanine-Karten-Anschlüsse (HSMC), um eine Verbindung zu einem von über 35 verschiedenen HSMCs herzustellen, die von Partnern bereitgestellt werden und Protokolle wie Serial RapidIO®, 10 Gbit/s Ethernet, SONET, CPRI, OBSAI und andere unterstützen.
Tabelle 1: Stratix® V GX FPGA Entwicklungskit Bestellinformationen
Bestellcode | Finden Sie Ihren Distributor | Bestellinformationen |
---|---|---|
DK-DEV-5SGXEA7N | Intel® Solutions Marketplace | Das Stratix® V GX FPGA Entwicklungskit enthält ein 5SGXEA7N-Gerät und eine einjährige Lizenz für die Intel® Quartus® Prime Design Software. |
Inhalt des Entwicklungskits
Das Stratix® V GX FPGA Entwicklungskit bietet folgende Eigenschaften:
- Stratix® V GX FPGA Entwicklungsboard (siehe Abbildung 1)
- Vorgestellte Geräte:
- Stratix® V GX FPGA: 5SGXEA7K2F40C2N
- Konfiguration, Status und Rüstelemente
- JTAG
- On-board USB-BlasterTM II Kabel
- Schnelle passiv parallele (FPP) Konfiguration über MAX® V-Gerät und Flash-Speicher
- Eine Reset-Konfigurationstaste
- Ein CPU-Reset-Taster
- Zwei Reset-Konfigurationstasten
- Taktung
- 50 MHz, 125 MHz, 100 MHz und 148,5 MHz programmierbare Oszillatoren
- SMA Input (LVPECL)
- Allgemeiner Benutzereingang und -ausgang
- 10/100/1000Mbps Ethernet PHY (SGMII) mit RJ-45 (Kupfer) Anschluss
- 16x2 Character LCD
- Ein 8-Positionen DIL-Gehäuseschalter (DIP-Schalter)
- Sechzehn Benutzer-LEDs
- Drei Drucktasten für den Benutzer
- Arbeitsspeichergeräte
- DDR3 SDRAM (1.152 MB, x72 Bit breit)
- QDR II+ SRAM (4.5 MB, 2 Mb x18 Bit breit)
- Footprint kompatibel zu QDR II 4 MB x18 Bit breit
- RLDRAM II (72 MB CIO RLDRAM II mit einem 18-Bit-Daten-Bus)
- Komponente und Schnittstellen
- PCIe x8 Randstecker
- Zwei HSMC Anschlüsse
- SMB für serielle digitale Schnittstelle (SDI) Eingang und Ausgang
- QSFP optischer Käfig
- 10/100/1000Mbps Ethernet PHY (SGMII) mit RJ-45 (Kupfer) Anschluss
- Leistungsaufnahme
- Laptop DC Eingang
- PCIe Edge Anschluss
- Nios® II Prozessor Webserver und Remote System Update
- Loopback und Debuggen von HSMC-Karten
- Netzadapter und Kabel
- Softwareinhalt des Stratix® V GX FPGA Entwicklungskits
- Vollständige Dokumentation
- Benutzerhandbuch
- Referenzhandbuch
- Schaltpläne und Layout-Design-Dateien
- GUI-basiertes Board-Test-System
- Beinhaltet komplette Intel® Quartus® Software-Projekte mit Open Source RTL
- Board Update Portal
- Beinhaltet komplette Intel® Quartus® Software-Projekte mit Open Source RTL
- Intel® Quartus® Prime-Designsoftware, Entwicklungskit Edition (DKE)
- Lizenz zur Verwendung der Vollversion der Intel® Quartus® Prime-Designsoftware für ein Jahr
Name des Kit (Bestellcode) |
Dokument |
Beschreibung |
Version |
---|---|---|---|
Stratix V GX FPGA Entwicklungskit (DK-DEV-5SGXEA7N) |
Referenzhandbuch für das Stratix® V GX FPGA Entwicklungsboard (PDF) › |
Detaillierte Informationen über die Komponenten und Schnittstellen. |
12 |
|
Stratix® V GX FPGA Leitfaden (PDF) für das Entwicklungskit › |
Informationen zum Einrichten des Stratix® IV GX FPGA Entwicklungsboards und zur Verwendung der mitgelieferten Software. |
12 |
|
Kit-Installation› (für Boards mit ES Silizium) |
Umfassende Installation aller Dateien, einschließlich Referenzhandbuch, Benutzerhandbuch, Schnellstartanleitung, Stückliste, Layout, PCB, Schaltpläne, Board Update Portal-Beispieldatei, Board Test System-Beispieldatei und andere. |
11.1 |
|
Kit-Installation› (für Boards mit ES Silizium) |
Umfassende Installation aller Dateien, einschließlich Referenzhandbuch, Benutzerhandbuch, Schnellstartanleitung, Stückliste, Layout, PCB, Schaltpläne, Board Update Portal-Beispieldatei, Board Test System-Beispieldatei und andere. Der Inhalt wird auf die Intel® Quartus® II-Softwareversion 11.1 SP2 mit erhöhter DDR3-SDRAM-Leistung und verbesserten Transceiver-Designs aktualisiert. Diese Installation gilt nur für ES Boards. |
11.1.2 |
|
Umfassende Installation aller Dateien, einschließlich Referenzhandbuch, Benutzerhandbuch, Schnellstartanleitung, Stückliste, Layout, PCB, Schaltpläne, Board Update Portal-Beispieldatei, Board Test System-Beispieldatei und andere. |
12 |
|
|
(Windows) (Linux) |
Umfassende Installation aller Dateien, einschließlich Referenzhandbuch, Benutzerhandbuch, Schnellstartanleitung, Stückliste, Layout, PCB, Schaltpläne, Board Update Portal-Beispieldatei, Board Test System-Beispieldatei und andere. |
13.0.0.0 |
Weitere Ressourcen
Design Store
Altera® FPGA-Designbeispiele stellen effiziente Lösungen für häufige Designprobleme bereit. Besuchen Sie den Design Store für Altera® FPGAs und RocketBoards.org, um mehr zu erfahren.
Support-Community
Finden Sie Lösungen, lesen Sie die Kommentare und tauschen Sie sich mit anderen Anwendern von Intel® Produkten auf der ganzen Welt aus.