Dieses Designbeispiel zeigt, wie Sie die Dateien erneut aus einer Datei laden können, wenn Sie die compiler IP MegaCore-Funktion (THE COMPILER IP MegaCore) verwenden. DER-Compiler bietet die Flexibilität, die Leistung zum Zeitpunkt der Ausführung zu ändern. Während der COMPILER die Daten mit einem Satz Voneinander verarbeitet, können Sie einen anderen Satz neu laden, ohne die Kernverarbeitung anzuhalten.
Um die Silizium-Effizienz zu optimieren, werden diese nicht in ihrer natürlichen Reihenfolge gespeichert. Dieses Beispiel erklärt die Schritte zur Neuordnung der Dateien mit der vorkompilierten ausführbaren Datei coef_seq.exe. Der Filter setzt vier Sätze ein: Tiefpass-, Hochpass-, Bandpass- und Band-Reject-Filter. Die ersten beiden sind im IP-Toolbench parameterisiert; die beiden letzteren müssen zur Laufzeit neu geladen werden und müssen im Voraus neu sortiert werden. Der bereitgestellte Testbench zeigt Ihnen, wie Sie Steuerelemente einrichten können, um die Kontrollfunktionen neu zu laden, um die Zeitablaufanforderungen zu erfüllen.
Laden Sie die in diesem Beispiel verwendeten Dateien herunter:
- LADEN SIE DIE LADEBEISPIEL-Designdatei herunter (Version 91)
- LADEN SIE DIE DATEI "RELOAD README" herunter (Version 91)
Die Verwendung dieses Designs unterliegt den Bedingungen der Intel® Design Example Lizenzvereinbarung.
Zu den Dateien im zip-Download gehören:
- " " "" für " "": " für " "": " für "compiler"
- coef_reload_tb.v – Testbench-Datei
- coef_reload_msim.tcl – Tcl-Skript für die Ausführung einer funktionalen Simulation mit dem ModelSim*-Tool
- coef_seq.exe – Ausführbare Windows-Datei, die die Programme neu anordnen kann
Tabelle 1. LISTE der COMPILER-Compiler-Ports
Port-Name |
Typ |
Beschreibung |
---|---|---|
Clk |
Eingabe |
Taktsignal |
reset_n |
Eingabe |
Synchrones aktives Low-Reset-Signal |
sink_data[15:0] |
Eingabe |
Beispieleingabedaten |
coef_set |
Eingabe |
Wählen Sie aus, welcher Satz für die Berechnung verwendet wird |
sink_valid |
Eingabe |
Bestätigt, wenn die Eingabedaten gültig sind |
source_ready |
Eingabe |
Durch das Modul "Ast" bestätigt, wenn es Daten annehmen kann |
sink_error[1:0] |
Eingabe |
Fehlersignal, das auf Avalon®-ST-Protokollverstöße auf der Sink-Seite hinweist |
coef_set_in |
Eingabe |
Wählt aus, welches Spielsatz neu geladen werden soll |
coef_we |
Eingabe |
Aktives High-Write-Enable-Signal |
coef_in[18:0] |
Eingabe |
Input-Wert beim Nachladen |
source_data[37:0] |
Ausgabe |
Filterausgang |
sink_ready |
Ausgabe |
Vom-Filter bestätigt, wenn er Daten annehmen kann |
source_valid |
Ausgabe |
Durch den "THEN"-Filter geltend gemacht, wenn gültige Daten zur Ausgabe vorhanden sind |
source_error[1:0] |
Ausgabe |
Fehlersignal, das auf Avalon®-ST-Protokollverstöße auf der Quellenseite hinweist |
Tabelle 2. PARAMETER DES "COMPILERS" VON "COMPILER"
PARAMETER VON "2005 |
Werte |
---|---|
Filterrate |
Einzelnen |
Anzahl der Eingabekanäle |
1 |
Input-Bitbreite |
16 |
Ausgabe-Bitbreite |
38 (vollständige Auflösung) |
Die Bitbreite |
16 |
Anzahl der Anzuchtstellen |
2 |
Anzahl der Mitkonsehente in jedem Satz |
37 |
Gerätereihe |
Stratix® IV |
Struktur |
DA: Vollparallele Filter |
Pipeline-Ebene |
1 |
Datenspeicher |
Logikzellen |
Datenspeicher |
M512 |
Reload-Box (nachladen) |
Überprüft |
Single-Clock-Box verwenden |
Überprüft |