Intel® Cyclone® 10 10CL040 FPGA

Spezifikationen

I/O-Spezifikationen

Package-Spezifikationen

Zusätzliche Informationen

Aufgabe von Bestellungen und Einhaltung von Vorschriften

Informationen zu Bestellungen und Spezifikationen

Intel® Cyclone® 10 10CL040 FPGA 10CL040YF484I7G

  • MM# 965238
  • Spec-Code SR4CV
  • Bestellbezeichnung 10CL040YF484I7G
  • Stepping A1
  • Materialdeklarationsdatenblatt Inhaltstypen (MDDS Content IDs) 701989744647

Intel® Cyclone® 10 10CL040 FPGA 10CL040YU484I7G

  • MM# 965239
  • Spec-Code SR4CW
  • Bestellbezeichnung 10CL040YU484I7G
  • Stepping A1
  • Materialdeklarationsdatenblatt Inhaltstypen (MDDS Content IDs) 698861745445

Intel® Cyclone® 10 10CL040 FPGA 10CL040ZF484I8G

  • MM# 965240
  • Spec-Code SR4CX
  • Bestellbezeichnung 10CL040ZF484I8G
  • Stepping A1
  • Materialdeklarationsdatenblatt Inhaltstypen (MDDS Content IDs) 691872

Intel® Cyclone® 10 10CL040 FPGA 10CL040YF484C6G

  • MM# 965472
  • Spec-Code SR4KH
  • Bestellbezeichnung 10CL040YF484C6G
  • Stepping A1
  • Materialdeklarationsdatenblatt Inhaltstypen (MDDS Content IDs) 697493745801

Intel® Cyclone® 10 10CL040 FPGA 10CL040ZU484I8G

  • MM# 967115
  • Spec-Code SR5YP
  • Bestellbezeichnung 10CL040ZU484I8G
  • Stepping A1
  • Materialdeklarationsdatenblatt Inhaltstypen (MDDS Content IDs) 691662

Intel® Cyclone® 10 10CL040 FPGA 10CL040YU484C8G

  • MM# 967738
  • Spec-Code SR6GM
  • Bestellbezeichnung 10CL040YU484C8G
  • Stepping A1
  • Materialdeklarationsdatenblatt Inhaltstypen (MDDS Content IDs) 695960745795

Intel® Cyclone® 10 10CL040 FPGA 10CL040YU484C6G

  • MM# 968801
  • Spec-Code SR7D1
  • Bestellbezeichnung 10CL040YU484C6G
  • Stepping A1
  • Materialdeklarationsdatenblatt Inhaltstypen (MDDS Content IDs) 695007745376

Intel® Cyclone® 10 10CL040 FPGA 10CL040YF484C8G

  • MM# 973651
  • Spec-Code SRBJN
  • Bestellbezeichnung 10CL040YF484C8G
  • Stepping A1
  • Materialdeklarationsdatenblatt Inhaltstypen (MDDS Content IDs) 694826746321

Intel® Cyclone® 10 10CL040 FPGA 10CL040YU484A7G

  • MM# 999A2G
  • Spec-Code SRF4W
  • Bestellbezeichnung 10CL040YU484A7G
  • Stepping A1
  • Materialdeklarationsdatenblatt Inhaltstypen (MDDS Content IDs) 691703744094

Informationen zur Einhaltung von Handelsvorschriften

  • ECCN 3A991
  • CCATS NA
  • US HTS 8542390001

PCN Informationen

SR7D1

SR4KH

SR5YP

SR6GM

SR4CX

SR4CW

SR4CV

Treiber und Software

Neueste Treiber und Software

Verfügbare Downloads:
Alle

Name

Einführungsdatum

Das Datum, an dem das Produkt erstmals auf dem Markt eingeführt wurde.

Lithographie

„Lithographie“ bezieht sich auf die Halbleitertechnik, die für die Herstellung einer integrierten Leiterplatine verwendet und in Nanometern (nm) angegeben wird. Dadurch wird der Funktionsumfang des Halbleiters angezeigt.

Logikelemente (LE)

Logikelemente (LEs) sind die kleinsten Logikeinheiten in der Intel® FPGA-Architektur. LEs sind kompakt und bieten erweiterte Funktionen mit effizienter Logiknutzung.

Fabric- und I/O-Phasenregelkreise (PLLs)

Fabric- und IO-PLLs werden zur Vereinfachung des Designs und der Implementierung der Taktnetzwerke in der Intel FPGA Fabric sowie der mit den IO-Zellen im Gerät verbundenen Taktnetzwerke verwendet.

Maximaler integrierter Speicher

Die Gesamtkapazität aller eingebetteten Speicherblöcke in der programmierbaren Struktur des Intel FPGA-Geräts.

Blöcke für die digitale Signalverarbeitung (DSP)

Der digitale Signalverarbeitungsblock (DSP) ist der mathematische Baustein in unterstützten Intel FPGA-Geräten und enthält leistungsstarke Multiplikatoren und Akkumulatoren zur Implementierung einer Vielzahl von digitalen Signalverarbeitungsfunktionen.

Format für die digitale Signalverarbeitung (DSP)

Je nach Gerätereihe des Intel FPGA unterstützt der DSP-Block verschiedene Formate wie hartes Gleitkomma, hartes Festkomma, Multiplikation und Akkumulation oder nur Multiplikation.

Maximaler Benutzer I/O-Wert

Die maximale Anzahl von Allzweck-E/A-Pins im Intel FPGA Gerät, im größten verfügbaren Paket.
† Die tatsächliche Anzahl kann je nach Paket niedriger sein.

I/O-Standards-Unterstützung

Die vom Intel FPGA Gerät unterstützten Standards für die Allzweck-E/A-Schnittstelle.

Maximale LVDS-Paare

Die maximale Anzahl von LVDS die im Intel FPGA Gerät konfiguriert werden können, im größten verfügbaren Paket. Die tatsächliche Anzahl der RX- und TX-LVDS-Paare je nach Paket-Typ finden Sie in der Gerätedokumentation.

Paketoptionen

Intel FPGA Geräte sind in verschiedenen Paketgrößen mit unterschiedlichen E/A- und Transceiver-Zahlen erhältlich, um den Systemanforderungen der Kunden gerecht zu werden.