Ressourcencenter für Classic Timing Analyzer
Die Quartus® II-Software enthält den klassischen Timing-Analysator, der leistungsstarke Funktionen mit Benutzerfreundlichkeit kombiniert.
Informationen zum klassischen Timing-Analysator finden Sie in den folgenden Ressourcen:
Einen kurzen Überblick über den klassischen Timing-Analysator finden Sie auf der Produkt-Feature-Seite Quartus II Verification and Simulation.
Um nach bekannten Problemen mit klassischen Timing-Analysatoren und technischen Supportlösungen zu suchen, verwenden Sie die Intel® FPGA Knowledge Database. Sie können auch die Intel Community besuchen, um sich mit anderen Intel FPGA-Benutzern zu verbinden und technische Probleme zu besprechen.
Für weiteren technischen Support verwenden Sie mySupport zum Erstellen, Anzeigen und Aktualisieren von Serviceanfragen.
Classic Timing Analyzer Ressourcen
Tabelle 1 enthält Links zur verfügbaren Dokumentation zum klassischen Timing-Analysator.
Tabelle 1. Classic Timing Analyzer Dokumentation
Titel |
Beschreibung |
---|---|
Dieses Kapitel des Quartus II Development Software Handbook beschreibt die Funktionen des klassischen Timing-Analysators. |
|
In diesem Anwendungshinweis wird beschrieben, wie Phase-Locked-Loops (PLLs) mit dem klassischen Timing-Analysator analysiert und eingeschränkt werden. |
|
Dieses Whitepaper zeigt, wie Sie eine äquivalente statische Timing-Analyse zwischen dem klassischen Timing-Analysator Intel FPGA und dem Trace von Xilinx durchführen. |
Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.