On-Chip-Debugging-Ressourcen-Center
Da FPGAs Leistungssteigerung, Größe und Komplexität, kann der Verifizierungsprozess zu einem kritischen Teil des FPGA Designzyklus werden. Um die Komplexität des Verifizierungsprozesses zu verringern, bietet Intel® FPGA ein Portfolio von On-Chip-Debugging-Tools. Die On-Chip-Debugging-Tools ermöglichen die Echtzeit-Erfassung interner Knoten in Ihrem Design, um Ihnen dabei zu helfen, Ihr Design schnell zu verifizieren, ohne externe Geräte zu verwenden.
Einen kurzen Überblick über das On-Chip-Debugging-Portfolio der Tools und den Chipplaner finden Sie auf den Produktseiten der Verifizierungs- und Mainboard-Ebene im Abschnitt SignalTap* II Embedded Logic Analyzer.
Um nach bekannten On-Chip-Debugging-Problemen und technischen Support-Lösungen zu suchen, verwenden Sie Intel® FPGA Knowledge Database. Sie können auch die Intel Community besuchen, um technische Probleme mit anderen Intel® FPGA Benutzern zu verbinden und zu besprechen.
Verwenden Sie für weitere technische Unterstützung mySupport , um Serviceanfragen zu erstellen, anzuzeigen und zu aktualisieren.
On-Chip-Debugging – Ressourcen
Tabelle 1 enthält Links zur verfügbaren Dokumentation zu On-Chip-Debugging-Tools.
Tabelle 1. On-Chip-Debugging – Referenzdokumentation
Ressource |
Beschreibung |
---|---|
Dieses Kapitel des Intel® Quartus® Prime Software Development Software Handbook beschreibt die SignalProbe-Funktion. Diese Funktion macht die Designüberprüfung effizienter, indem interne Signale schnell an I/O-Pins geleitet werden, ohne das Design zu beeinträchtigen. |
|
Design-Debugging mit dem SignalTap II Embedded Logic Analyzer (PDF) |
In diesem Kapitel des Intel® Quartus® Prime Software Development Software Handbook finden Sie eine Beschreibung des Verifizierungsablaufs mithilfe des eingebetteten SignalTap II Logikanalysators. Der integrierte SignalTap II Logikanalysator debuggt ein FPGA-Design, indem interne Signale im Design generiert werden, während das Design mit voller Geschwindigkeit läuft. |
In diesem Kapitel des Intel® Quartus® Prime Software Development Software Handbook finden Sie Informationen zur Schnittstellenfunktion des Logikanalysators. Diese Funktion verbindet einen großen Satz von internen Gerätesignalen zu Debugging-Zwecken mit einer kleinen Anzahl von Ausgabestiften und ermöglicht es Ihnen, die erweiterten Funktionen in Ihrem externen Logikanalysator zu nutzen. |
|
Dieses Kapitel des Intel® Quartus® Prime Software Development Software Handbook beschreibt den In-System Memory Content Editor. Diese Funktion bietet Lese- und Schreibzugriff auf System FPGA Speicher und Konstanten über die JTAG-Schnittstelle. |
|
Design-Debugging mit In-System-Quellen und Prüfpunkten (PDF) |
In diesem Kapitel des Intel® Quartus® Prime Software Development Software Handbook werden die In-System-Quellen und die Prüfpunkte-Funktion beschrieben. Mit dieser Funktion werden angepasste Registerketten eingerichtet, um beliebige Logikknoten in Ihrem Design zu steuern oder zu abtasten. So können einfache virtuelle Knoten eingegeben und der aktuelle Wert der instrumentierten Knoten erfasst werden. |
Transceiver Link Debugging mit der Intel® Quartus® Prime Software Software (PDF) |
Dieses Kapitel im Handbuch Intel® Quartus® Prime Software beschreibt, wie Sie das neue Transceiver-Toolkit verwenden, das in der Intel® Quartus® Prime Software Software v10.0 eingeführt wurde, um die Hochgeschwindigkeits-Links Intel® FPGA Transceiver-basierten Geräte in Ihrem System zu überprüfen. Intel® FPGA bietet auch Designbeispiele in diesem Kapitel, um Ihnen den Einstieg in das Transceiver-Toolkit zu erleichtern. |
Benutzerhandbuch für sld_virtual_jtag-Multifunktionsfunktion (PDF) |
Dieses Referenzhandbuch beschreibt die Virtual JTAG Megafunction, auch als sld_virtual_jtag-Megafunktion bezeichnet. Die sld_virtual_jtag-Megafunktion macht es einfach, den JTAG-Port als einfache Kommunikationsschnittstelle zu verwenden, wodurch Sie benutzerdefinierte Debugging-Lösungen entwickeln können. |
AN 323: Verwenden von SignalTap II Embedded Logic Analyzers in SOPC Builder Systems (PDF) |
Dieser Anwendungshinweis beschreibt, wie Sie den SignalTap II Logikanalysator verwenden, um Signale zu überwachen, die sich in einem vom SOPC Builder generierten Systemmodul befinden. Design-Dateien für AN 323: Verwenden von SignalTap II Embedded Logic Analyzers in SOPC Builder Systems. |
AN 446: Debugging Nios® II Systemen mit dem SignalTap II Logikanalysator (PDF) |
Dieser Anwendungshinweis untersucht die Verwendung des Nios II-Plug-ins innerhalb des SignalTap II Logikanalysators und präsentiert die Funktionen, Konfigurationsoptionen und Nutzungsmodi für das Plug-in. |
Handbuch für Nios® II Software-Entwickler | Nios® II Handbuch-Revisionshistorie des Softwareentwicklers. |
Tabelle 2 enthält Links zu verfügbaren Schulungen und Demonstrationen zu On-Chip-Debugging-Tools.
Tabelle 2. On-Chip-Debugging von Schulungen und Demonstrationen
Ressource |
Beschreibung |
---|---|
SignalTap II Embedded Logic Analyzer |
Dieser Online-Schulungskurs bietet eine ausführliche Anleitung zum Einsatz des SignalTap II Logikanalysators. |
In diesem Online-Schulungskurs erfahren Sie, wie Sie mit dem Transceiver-Toolkit (eingeführt in Intel® Quartus® Prime Software v10.0) Hochgeschwindigkeits-Transceiver-Links auf Ihrem Mainboard verifizieren können. Dies ist ein 40-minütiger Online-Kurs. |
|
Debugging und Kommunikation mit einem FPGA mit der Virtual JTAG Megafunction |
Diese Schulung ist eine Einführung in die Verwendung der Virtual JTAG Megafunction. |
Das Intel® Quartus® Prime Software Software Debugging- und Analyse-Tool |
Informieren Sie sich über erweiterte Funktionen (einschließlich der Verwendung von On-Chip-Debugging-Tools) der Intel® Quartus® Prime Software, mit denen Sie Ihr Design überprüfen können. |
Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.