Cyclone® 10 FPGA Developer Center
Das FPGA Developer Center ist in branchenübliche Phasen unterteilt, die Ihnen verschiedene Ressourcen zur Verfügung stellen, um Ihr Intel® FPGA Design zu vervollständigen. Jeder Designschritt wird in den erweiterbaren Unterabschnitten mit Links beschrieben, die es Ihnen ermöglichen, die verschiedenen Geräteserien der Generation 10 auszuwählen und zwischen ihnen zu wechseln.
1. Geräteinformationen
Dokumentation
Benutzerhandbücher / Geräteübersicht / Gerätedatenblatt / Anwendungshinweise |
---|
Intel® Cyclone® 10 LP |
Intel® Cyclone® Handbuch für 10 LP Core Fabric und Allzweck-I/Os |
Pin-Anschlussrichtlinien für die Intel Cyclone 10 LP Gerätefamilie |
AN 447: Schnittstellen Intel FPGA Geräten mit 3,3/3,0/2,5 V LVTTL/LVCMOS E/A-Systemen |
AN 522: Implementieren von Bus-LVDS-Schnittstellen in unterstützten Intel FPGA Gerätefamilien |
AN 370: Verwendung des Intel FPGA Serial Flash Loader mit der Intel Quartus® Prime Software |
Designbeispiele |
---|
Intel® Cyclone® 10 GX |
Intel® Cyclone® 10 LP |
Schulungen und Videos |
---|
Intel® Cyclone® 10 GX |
SEU-Mitigation in Intel® FPGA-Geräten: Hierarchische Kennzeichnung |
Intel® Cyclone® 10 GX |
Programmierung von Cyclone 10 LP mit zwei Konfigurationsbildern Teil 1 |
Entwicklungskits |
---|
Intel® Cyclone® 10 GX |
Intel® Cyclone® 10 GX |
Intel FPGA Wiki |
---|
Intel® Cyclone® 10 GX |
2. Schnittstellenprotokoll
Dokumentation
Benutzerhandbücher / Geräteübersicht / Gerätedatenblatt / Anwendungshinweise |
---|
Ethernet |
Intel® FPGA Triple-Speed Ethernet IP Core – Benutzerhandbuch |
AN 585: Simulations-Debugging mit Triple Speed Ethernet Testbench |
AN 735: Altera® Low Latency Ethernet 10G MAC IP Core Migrationsrichtlinien |
Benutzerhandbücher |
---|
Digitale Signalverarbeitung (DSP) |
Benutzerhandbücher |
---|
Eingebettet |
Benutzerhandbücher |
---|
Audio und Video |
Schnellstart-Videos |
---|
Andere serielle IP |
Intel FPGA Wiki |
---|
Externe Speicherschnittstelle |
3. Entwurfsplanung
Dokumentation
Benutzerhandbücher / Geräteübersicht / Gerätedatenblatt / Anwendungshinweise |
---|
Benutzerhandbuch für erste Schritte: Intel Quartus Prime Pro Edition |
Platform Designer-Benutzerhandbuch (Intel® Quartus® Prime Pro Edition) |
4. Designeintrag
Dokumentation
Die Intel® Quartus® Prime Pro Edition Software bietet einen ausgereiften Synthesizer, mit dem Sie Ihre Designs mit maximaler Flexibilität eingeben können. Wenn Sie mit diesen Sprachen noch nicht vertraut sind, können Sie Online-Beispiele oder integrierte Vorlagen verwenden, um Ihnen den Einstieg zu erleichtern.
Die Software Intel Quartus Prime Pro Edition bietet Verilog- und VHDL-Vorlagen für häufig verwendete Strukturen. Weitere Informationen zur Verwendung dieser Vorlagen finden Sie im Abschnitt "Verwenden bereitgestellter HDL-Vorlagen" im Intel Quartus Prime Pro-Handbuch.
Die Designsoftware Intel® Quartus® Prime verfügt außerdem über Intel® High Level Synthesis Compiler , die eine C++-Funktion zu einer RTL-Implementierung synthetisiert, die für Intel® FPGA Produkte optimiert ist.
5. Simulation und Verifizierung
Dokumentation
Softwaredownloads |
---|
6. Implementierung und Optimierung
Dokumentation
7. Timing-Analyse
Dokumentation
Benutzerhandbücher / Geräteübersicht / Gerätedatenblatt / Anwendungshinweise |
---|
Timing Analyzer Benutzerhandbuch: Intel Quartus Prime Pro Edition |
AN 366: Grundlegendes zum I/O-Ausgangs-Timing für Altera®-Geräte |
AN 433: Einschränken und Analysieren von quellsynchronen Schnittstellen |
AN 775: Richtlinien für die Generierung von I/O-Timing-Informationen |
8. On-Chip-Debugging
Dokumentation
Intel FPGA Wiki |
---|
Softwaredownloads |
---|
Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.