Im Nios II System Architect Design wird die Entwicklung eines digitalen Bildanzeigers gezeigt, mit dem Sie im JPEG-Format gespeicherte Bilder anzeigen können. Dieses Designbeispiel zeigt auch, wie Sie mithilfe des LCD-Touchscreen-Displays durch JPEG-Bilder scrollen, die im externen Flash-Speicher gespeichert sind. Darüber hinaus zeigt dieses Designbeispiel, wie Sie einen Nios II Prozessor, Speicher, Video-Pipeline, LCD-Controller und andere Peripheriegeräte für die Entwicklung und den Aufbau eines Systems verwenden, das Anwendungssoftware wie den digitalen Bildanzeiger ausführen kann.
Dieses Designbeispiel soll mit dem Nios II Embedded Evaluation Kit (NEEK) Cyclone III Editionverwendet werden.
Anhand dieses Designbeispiels
Dieses Designbeispiel basiert auf dem System, das im Nios II System Architect Design Tutorial (PDF)aufgebaut ist.
Nios II Systemarchitekten-Designdateien enthalten die Hardware- und Softwaredateien, die für dieses Designbeispiel erforderlich sind, wie im Dokument erläutert.
Die Verwendung dieses Designs unterliegt den Bedingungen der Intel® Design Example Lizenzvereinbarung.
Hardware-Anforderungen
Das Nios II Embedded Evaluation Kit besteht aus einem Cyclone® III FPGA Starter-Mainboard und einer LCD Multimedia High-Speed Mezzanine Card (HSMC)-Tochterkarte.
Die folgenden Cyclone III FPGA Starter-Mainboard-Ressourcen sind erforderlich:
- Cyclone III EP3C25F324 FPGA
- Eingebettetes USB-BlasterTM-Kabel
- 32 MB DDR-SDRAM
- 16 MB Intel P30/P33 Flash-Speicher
- 50-MHz-Mainboard
Die folgenden LCD-Tochterkarten-Ressourcen sind erforderlich:
- LCD-Touchscreen, 800 x 480 Pixel-Display