Beispiel für die Profilerstellung Nios® II Systeme

author-image

Von

Das Beispiel für das Profiling Nios II Systems zeigt verschiedene Möglichkeiten, die Leistung eines Nios II Systems mithilfe des GNU Profilers, der Timer-Komponente für Zeitstempel und der Leistungszählerkomponente zu messen. Der GNU Profiler kann verwendet werden, um die Codebereiche zu identifizieren, die die meiste Prozessorzeit verbrauchen. Die Intervall-Timer- und Leistungszählerkomponenten können verwendet werden, um funktionelle Engpässe im System zu analysieren.

Dieses Design ist für die folgenden Intel® Entwicklungskits vorgesehen:

  • Nios II Embedded Evaluation Kit, Cyclone® III Edition
  • Embedded Systems Development Kit, Cyclone III Edition
  • Stratix® IV GX-FPGA-Entwicklungskit

Anhand dieses Designbeispiels

Laden Sie zum Ausführen dieses Beispiels das Nios II Ethernet-Standard-Designbeispiel und profiler_software_examples.zip herunter. Befolgen Sie als Nächstes die Anweisungen in Profiling Nios II Systemen.

Die Verwendung dieses Designs unterliegt den Bedingungen der Intel® FPGA Hardware-Referenzdesignlizenzvereinbarung.

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.