RapidIO®: Maintenance Master to System Maintenance Slave Bridge

author-image

Von

Abbildung 1. Konzept-Blockdiagramm.

Dieses Design ermöglicht es Ihnen, den RapidIO Maintenance Master Port mit dem System Maintenance Slave Port für Designs zu verbinden, die den SOPC Builder Flow nicht verwenden und keinen lokalen Host haben. In Serial RapidIO-Netzwerken ermöglicht dies einem Remote-Processing-Endgerät, auf die lokalen Serial RapidIO-Fähigkeitsregister (CARs) und Befehls- und Statusregister (CSRs) zuzugreifen. Der Remote-Processing-Endgerät muss Wartungstransaktionen mit dem lokalen RapidIO-Kern initiieren. Der lokale RapidIO-Kern verarbeitet die Wartungstransaktionen, indem er sie empfängt und über die Bridge zum Systemwartungs-Slave-Port verfährt. In Abbildung 1 finden Sie ein Blockdiagramm der Verbindung auf hoher Ebene.

Diese Brücke ist in Verilog HDL geschrieben. Sie wurde in Funktionssimulationen des Register Transfer Level (RTL) verifiziert und wurde auch in der Hardware getestet. Laden Sie die folgende Verilog HDL-Datei herunter, instanziieren Sie die Bridge und verbinden Sie die Instanz gemäß dem Diagramm.

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.