Aktive parallele Konfiguration
Sie können die aktive parallele Konfiguration (AP) mit einem unterstützten parallelen CFI-Flash-Speicher (Common Flash Interface) durchführen. Während der AP-Konfiguration ist das FPGA®-Gerät von Intel der Host und der parallele Flash-Speicher der Agent. Die Konfigurationsdaten werden über die DATA[15:0]-Pins an das Intel FPGA-Gerät übertragen. Diese Konfigurationsdaten werden mit dem DCLK-Eingang synchronisiert. Konfigurationsdaten werden mit einer Rate von 16 Bit pro Taktzyklus übertragen. Die DCLK-Frequenz, die vom Intel FPGA-Gerät während der AP-Konfiguration angetrieben wird, beträgt ca. 40 MHz.
Weitere Informationen finden Sie im Konfigurationskapitel des jeweiligen Intel FPGA-Geräts im Konfigurationshandbuch.
Konfigurationsmethode
- Verwendung eines unterstützten parallelen CFI-Flash-Speichers (Common Flash Interface)
Anwendungshinweis
- AN 478: FPGA-basierter paralleler Blitzlader mit der Software Quartus® II verwenden (PDF) ›
- Methode zur Verwendung der JTAG-Schnittstelle des FPGAs zur Systemprogrammierung für das parallele Flash-Speichergerät.
Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.