Artikel-ID: 000099265 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 09.12.2024

Warum funktioniert HPS EMAC MDIO nicht, wenn es auf Agilex™ 5-Designs an FPGA IO geroutet wird?

Umgebung

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Kritisches Problem

    Beschreibung

    Aufgrund eines Problems in der Quartus™ Prime Pro Edition Software Version 24.1 funktioniert der HPS EMAC MDIO beim Routing auf FPGA IO nicht wie erwartet für Designs, die auf Agilex™ 5-Geräte abzielen.

    Sie können MDIO an FPGA IO in Platform Designer weiterleiten und das Design fehlerfrei generieren, aber die tatsächliche Ein- und Ausgabe ist immer 0.

    Lösung

    Es ist ein Patch zur Behebung dieses Problems für die Quartus® Prime Pro Edition Software Version 24.1 verfügbar. Laden Sie Patch 0.19 über die folgenden Links herunter und installieren Sie es:

    Dieses Problemwurde in einer zukünftigen Version der Quartus™ Prime Pro Edition Software Version 24.2 und späteren Versionen behoben.

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.