Artikel-ID: 000099013 Inhaltstyp: Fehlermeldungen Letzte Überprüfung: 11.06.2024

Warum funktioniert die dynamische IOPLL-Phasenverschiebungsfunktion nicht auf Arria® 10 und Cyclone® 10 GX-Geräten?

Umgebung

  • Intel® Quartus® Prime Pro Edition
  • PLL Intel® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Möglicherweise stellen Sie fest, dass die dynamische IOPLL-Phasenverschiebungsfunktion in Arria® 10 und Cyclone® 10 GX-Geräten nicht wie erwartet funktioniert, wenn sowohl die Optionen "Zugriff auf dynamische Phasenverschiebungsports" als auch "Dynamische Neukonfiguration von PLL" in der IOPLL FPGA IP aktiviert sind.

    Dies liegt daran, dass die IOPLL FPGA IP nicht gleichzeitig die dynamische Rekonfiguration und die direkte Phasenverschiebungsfunktion unterstützt.

    Lösung

    Um dieses Problem zu umgehen, können Sie die IOPLL-Phasenverschiebungsfunktion weiterhin mithilfe der Rekonfigurationsports implementieren.

    In der IP wird eine Warnmeldung ausgegeben, wenn beide Optionen in einer zukünftigen Version der Quartus® Prime Pro-Software ausgewählt werden.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 2 Produkte

    Intel® Arria® 10 FPGAs und SoC FPGAs
    เอฟพีจีเอ Intel® Cyclone® 10 GX

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.