Artikel-ID: 000099006 Inhaltstyp: Produktinformationen und Dokumente Letzte Überprüfung: 30.05.2024

Kann ich das pld_clk mit einer anderen Taktquelle als coreclkout_hip in der Cyclone® V Hard IP für PCI Express* betreiben?

Umgebung

  • Intel® Quartus® Prime Standard Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Im Benutzerhandbuch Cyclone® V Hard IP für PCI Express*, Version 1.5 und früher, finden Sie möglicherweise die Beschreibung auf pld_clk: "You must drive this clock with coreclkout_hip.".

    Im Benutzerhandbuch für die Cyclone® V Avalon® Streaming (Avalon-ST) Schnittstelle für PCIe*-Lösungen, Version 18.0, finden Sie jedoch möglicherweise die Beschreibung auf pld_clk: "Sie können diese Uhr mit coreclkout_hip betreiben. Wenn Sie pld_clk mit einer anderen Taktquelle betreiben, muss diese gleich oder schneller als coreclkout_hip sein, darf aber nicht schneller als 250 MHz sein. Wählen Sie eine Taktquelle mit einer Genauigkeit von 0 ppm, wenn pld_clk mit der gleichen Frequenz wie coreclkout_hip arbeitet."

    Lösung

    Ja, Sie können pld_clk mit einer anderen Taktquelle betreiben. Befolgen Sie die Beschreibung der pld_clk im Benutzerhandbuch Version 18.0 für die Cyclone® V Avalon® Streaming (Avalon-ST) Schnittstelle für PCIe*-Lösungen.

    Diese Informationen werden in einer zukünftigen Version des Cyclone® V Hard IP für PCI Express* Benutzerhandbuchs aktualisiert.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 2 Produkte

    Cyclone® V FPGAs und SoC FPGAs
    Cyclone® Dev Kit

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.