Artikel-ID: 000098764 Inhaltstyp: Fehlermeldungen Letzte Überprüfung: 20.05.2024

Warum schlägt das Low Latency Ethernet 10G MAC Stratix® 10 FPGA IP 10M/100M/1G/2.5G/10G Ethernet Designbeispiel während der Simulation fehl, wenn das Cadence* Xcelium* Tool verwendet wird?

Umgebung

  • Intel® Quartus® Prime Pro Edition
  • Niedrige Latenz Ethernet 10G MAC Intel® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Aufgrund eines Problems in der Quartus® Prime Pro Edition Software Version 23.3 und früher schlägt das 10M/100M/1G/2.5G/10G Ethernet Designbeispiel für Low Latency Ethernet 10G MAC Stratix® 10 FPGA IP bei der Simulation mit dem Tool Cadence* Xcelium* fehl.

    Lösung

    Dieses Problem wurde ab Version 23.4 der Quartus® Prime Pro Edition Software behoben.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Intel® Stratix® 10 FPGAs und SoC FPGAs

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.