Artikel-ID: 000098395 Inhaltstyp: Produktinformationen und Dokumente Letzte Überprüfung: 25.03.2024

Warum stimmt die berechnete VCO-Frequenz des fraktionierten TX FGT PLL-Modus in der IP-Katalog-GUI nicht mit der VCO-Frequenzformel im F-Tile-Architektur- und PMA- und FEC Direct PHY IP-Benutzerhandbuch überein?

Umgebung

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Aufgrund einer falschen Formel in der F-Tile-Architektur und dem PMA and FEC Direct PHY IP Benutzerhandbuch (UG20315) kann es vorkommen, dass die berechnete VCO-Frequenz des TX FGT PLL Fractional Mode in der IP Catalog GUI angezeigt wird, wenn die Option TX FGT PLL Fractional Mode aktivieren nicht mit der VCO-Frequenz übereinstimmt, die durch die Formel in F-Tile Architecture und PMA and FEC Direct PHY IP Benutzerhandbuch mit M berechnet wurde. K, N, L und Referenztaktfrequenzparameter, die im Systemmeldungsfenster gemeldet werden.

    Die richtige Formel lautet wie folgt:

    VCO-Frequenz = (M + k/2^22) * Refclk-Frequenz (MHz) * mul_div / N.

    Lösung

    Dieses Problem soll in einer zukünftigen Version des F-Tile Architecture and PMA and FEC Direct PHY IP Benutzerhandbuchs (UG20315) behoben werden.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Intel® Agilex™ FPGAs und SoC FPGAs

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.