Artikel-ID: 000098377 Inhaltstyp: Fehlermeldungen Letzte Überprüfung: 21.03.2024

Wenn Sie das Agilex™ 7 FPGA EMIF IP-Beispieldesign oder das Agilex™ 7 FPGA HBM2E-Beispieldesign auf Hardware ausführen, sehen Sie möglicherweise, dass die Treiber mit den Fehlern (Lesedatendiskrepanz) in der Quartus® Prime Pro Edition Softw...

Umgebung

  • Intel® Quartus® Prime Design Software
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Aufgrund eines Problems in der Quartus® Prime Pro Edition Software Version 23.3 kann dieses Problem auftreten.

    Lösung

    Um dieses Problem zu umgehen Quartus® Prime Pro Edition Softwareversionen 23.3 und ältere Versionen:

      1. Hinweis: Stellen Sie sicher, dass Sie den Ordner bin und das Skript im selben Verzeichnis ablegen. Rufen Sie außerdem die Ressource für die Systemkonsole ab, bevor Sie den Befehl ausführen. Geben Sie den folgenden Befehl in einem Terminal ein:
        1. system-console --script=testengine_script.tcl --sof=ed_synth.sof --update=1 --n-loops=4
        2. Wo

    --sof= Geben Sie den Pfad an, in dem sich sof befindet

    -update= ist ein Schlüssel zum Programmieren der .hex-Dateien im Verzeichnis "bin". Sie sollten ihn auf 1 setzen, wenn Sie den Datenverkehr zum ersten Mal ausführen.

    -Schleifen= Anzahl der Schleifen

    1. b. anzuhängende testengine_script.tcl-Datei

    Das Problem wurde in der Quartus® Prime Pro Edition Software Version 23.4 behoben.

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.