Artikel-ID: 000098327 Inhaltstyp: Produktinformationen und Dokumente Letzte Überprüfung: 31.05.2024

Der Pin der Agilex™ 7 I/O Bank 2D hat keine Ausgabe, wenn er mit HPS instanziiert wird.

Umgebung

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Dies kann beobachtet werden, wenn der HPS-First-Boot-Flow ausgeführt wird und der E/A-Bank 2D-Differential-Pin keine Ausgabe hat.

    Dies liegt daran, dass die RAM-Reparatur zweimal auftritt, einmal im HPS-Peripherie-Bitstream und einmal im FPGA Core-Bitstream. Wenn die RAM-Reparatur angewendet wird, während die IOSSM-Firmware ausgeführt wird, stürzt die IOSSM-Firmware entweder ab oder geht in die Ausnahme.

    Lösung

    Um dieses Problem zu umgehen, führen Sie ein Upgrade auf Version 23.3 Intel® Quartus® Prime Pro Edition durch.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Intel® Agilex™ FPGAs und SoC FPGAs

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.