Aufgrund eines Problems in der Quartus® Prime Pro Edition Software Version 23.4 kann dieser interne Fehler auftreten, wenn 3V Niederspannungs-CMOS (LVCMOS) mit Weak Pull-Up IO-Standardzuweisungen angewendet werden, wenn ein Agilex™ 5 FPGA anvisiert wird.
Um dieses Problem zu umgehen, entfernen Sie entweder die Weak-Pull-Up-Zuweisung oder wenden Sie die Weak-Pull-Up-Zuweisung auf alle Pins in derselben E/A-Bank an.
Dieses Problem soll in einer zukünftigen Version der Quartus® Prime Pro Edition-Software behoben werden.