Artikel-ID: 000097794 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 09.04.2024

Warum schlagen Schreibvorgänge auf einen M20K nach einer partiellen Neukonfiguration fehl?

Umgebung

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Kritisches Problem

    Beschreibung

    Aufgrund eines Problems in der Quartus® Prime Pro Edition Software Version 23.2 und höher kann es zu einem Funktionsfehler kommen, wenn Sie nach einer partiellen Neukonfiguration in einen M20K-RAM schreiben. Dieses Problem tritt nur bei Design-Zielen auf einem Agilex™ 7 F/I-Serie-Gerät und unter einer der folgenden Bedingungen auf

    • Der Compiler-Optimierungsmodus ist nicht auf Leistung eingestellt
    • Das Design verfügt über 2 oder mehr angrenzende PR-Partitionen, die denselben Takt teilen.

    Lösung

    Führen Sie die folgenden Optionen aus, um dieses Problem zu umgehen:

    • Kompilieren Sie das Design neu, wobei der Compiler-Optimierungsmodus auf eine der Leistungsoptionen festgelegt ist.

    • Stellen Sie sicher, dass ein Abstand (mindestens ein Zeilen-/Spaltenabstand) zwischen angrenzenden PR-Partitions-Routing-Bereichen für die Designs mit mehr als einem PR-Bereich besteht.

    Hinweis: Diese Einschränkung gilt nicht für Produktionsgeräte der Agilex™ 7 M-Serie.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 2 Produkte

    Intel® Agilex™ FPGAs und SoC FPGAs der F-Reihe
    Intel® Agilex™ FPGAs und SoC FPGAs der I-Reihe

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.