Artikel-ID: 000097267 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 06.08.2024

Warum überschreitet die aktive Zeit der Agilex™ 7 FPGA M-Series Konfiguration über Protokoll (CvP) PCIe Link 120 ms?

Umgebung

    Intel® Quartus® Prime Pro Edition
    Intel® FPGA Programmierungssoftware

Windows® 10, 64-bit*

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Beschreibung

Aufgrund eines Problems in der Quartus-Firmware®, das mehr Zeit für die Konfiguration benötigt, kann die aktive PCIe-Link-Zeit für den CVP-Anwendungsfall der Agilex™ 7 M-Geräte AGM032 und AGM039 120 ms überschreiten.

Lösung

Dieses Problem soll in der Quartus® Prime Pro Edition Software 24.1 behoben werden.

1

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.