Artikel-ID: 000096811 Inhaltstyp: Konnektivität Letzte Überprüfung: 12.11.2024

Warum zeigt die .pin-Datei eine VREF-Spannungsanforderung für die VREFB-Pins an, wenn die differenziellen SSTL/HSTL/HSUL-I/O-Standards in Agilex™ 7-Geräten verwendet werden?

Umgebung

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Aufgrund eines Problems in der Quartus® Prime Pro Edition Software Version 23.2 und früher zeigt die .pin-Datei fälschlicherweise eine VREF-Spannung von 0,6 V gegen die VREFB-Pins an, wenn die differenziellen SSTL/HSTL/HSUL-I/O-Standards in Agilex™ 7-Geräten verwendet werden. Diese E/A-Standards erfordern keine externe VREF.

    Lösung

    Sie können die externe VREF-Spannungsanforderung ignorieren, wenn Sie differenzielle SSTL/HSTL/HSUL-E/A-Standards verwenden.

    Dieses Problem wurde ab Version 24.1 der Quartus® Prime Pro Edition Software behoben

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Intel® Agilex™ FPGAs und SoC FPGAs

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.