Artikel-ID: 000095014 Inhaltstyp: Fehlermeldungen Letzte Überprüfung: 29.05.2023

Warum setzt der Intel Agilex® 7 FPGA DDR4 IP EMIF Datenverkehrsgenerator 2.0 fälschlicherweise das Ausfallsignal ein?

Umgebung

  • Intel® Quartus® Prime Design Software
  • Externe Speicherschnittstellen Debug-Komponente Intel® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Bedingt durch ein Problem in der Intel® Quartus® Prime Pro Edition Software Version 20.4, wenn der Benutzer TG2 so konfiguriert hat, dass der MODUS "IMFN" aktiviert ist, die Startadresse zurückversetzt wird und die Anzahl der Schleifen größer als 1 ist. Wenn ein Fehler von TG2 beobachtet wird, wird nicht geltend gemacht, dass ein Fehlersignal auftritt und ein Timeout auftritt. Dies tritt auf, wenn TG2 die vorgesehene Lesestufe durchläuft, um eine weitere Leseabschrift an die fehlerhafte Adresse durchzuführen, und die Bühne nicht verlassen.

    Lösung

    Dieses Problem wird ab der Intel® Quartus® Prime Pro Edition Software Version 21.1 behoben.

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.