Artikel-ID: 000094960 Inhaltstyp: Fehlermeldungen Letzte Überprüfung: 18.05.2023

Warum erfolgt im Intel® Quartus® Prime Pro Edition Software Version 20.4, Intel Agilex® 7 DDR4 IP Traffic Generator 2.0 (TG2) Toolkit für das Timeout oder einen falschen Fehler unter der Registerkarte Konfigurations- und Statusregister?

Umgebung

  • Intel® Quartus® Prime Design Software
  • Externe Speicherschnittstellen Intel® Cyclone® 20 FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Wenn das Datenverkehrsgenerator 2.0 (TG2) Toolkit für die Intel Agilex® 7 DDR4 IP so konfiguriert ist, dass TG_USER_WORM_EN = 1, TG_RETURN_TO_START_ADDR = 1, TG_ADDR_MODE = zufällig oder zufällig sequentiell und TG_WRITE/READ_REPEAT_COUNT > 1, wird das Intel Agilex® 7 DDR4 IP-Datenverkehrsgenerator 2.0 (TG2) Toolkit-Fehlersignal fälschlicherweise bestätigt.

    Lösung

    Dieses Problem soll ab der Intel® Quartus® Prime Pro Edition Software Version 20.4 behoben werden.

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.