Artikel-ID: 000094249 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 19.03.2023

Warum funktioniert die CdC-Funktion für die CPRI-Intel® FPGA IP nur für die F-Tile- und E-Tile-Geräte?

Umgebung

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Da der CPRI Intel® FPGA IP eine komponierte IP ist, ist die CdC-Generation in der Intel Quartus Prime Software von Sub-IPs abhängig.
    Die CdC-Funktion ist nicht für die folgenden Geräte verfügbar, da die entsprechenden Sub-IPs die Funktion nicht unterstützen:

    • Intel® Stratix® 10 FPGA L- und H-Tile-Geräte: L-Tile/H-Tile Transceiver Native PHY Intel® Stratix® 10 FPGA IP
    • Intel® Arria® 10 Gerät: Die Arria 10 Transceiver native PHY IP, die Cyclone 10 GX Transceiver Native PHY IP
       
    Lösung

    Es ist keine Problemumgehung verfügbar.
    Dieses Problem soll in keiner zukünftigen Version der Intel® Quartus® Prime Software behoben werden.
     

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 6 Produkte

    Intel® Arria® 10 FPGAs und SoC FPGAs
    เอฟพีจีเอ Intel® Cyclone® 10 GX
    เอฟพีจีเอ Intel® Stratix® 10 GX
    เอฟพีจีเอ Intel® Stratix® 10 MX
    Intel® Stratix® 10 GT SoC-FPGA
    เอฟพีจีเอ Intel® Stratix® 10 TX

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.