Artikel-ID: 000094248 Inhaltstyp: Errata Letzte Überprüfung: 19.03.2023

Warum kann das CPRI Intel® FPGA IP Design Example nicht simuliert werden, wenn derA*-10*-Simulator verwendet wird?

Umgebung

    Intel® Quartus® Prime Standard Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Beschreibung

Aufgrund eines Problems in der Intel® Quartus® Prime Pro Edition Software Version 22.4 und früher sieht man möglicherweise, dass das CPRI Intel® FPGA IP Design-Beispiel beim Einsatz desA*den Simulators nicht simuliert werden kann.

Lösung

Für dieses Problem gibt es keine Problemumgehung.
Dieses Problem wird voraussichtlich in einer zukünftigen Version der Intel® Quartus® Prime Pro Edition Software behoben.
 

Zugehörige Produkte

Dieser Artikel bezieht sich auf 16 Produkte

Intel® Agilex™ FPGAs und SoC FPGAs der F-Reihe
Intel® Agilex™ FPGAs und SoC FPGAs der I-Reihe
Arria® V FPGAs und SoC FPGAs
Intel® Arria® 10 FPGAs und SoC FPGAs
เอฟพีจีเอ Cyclone® V GT
เอฟพีจีเอ Cyclone® V GX
Cyclone® V ST SoC-FPGA
Cyclone® V SX SoC-FPGA
Intel® Stratix® 10 DX FPGA
เอฟพีจีเอ Intel® Stratix® 10 GX
เอฟพีจีเอ Intel® Stratix® 10 MX
Intel® Stratix® 10 NX FPGA
Intel® Stratix® 10 GT SoC-FPGA
เอฟพีจีเอ Intel® Stratix® 10 TX
เอฟพีจีเอ Stratix® V GT
เอฟพีจีเอ Stratix® V GX

1

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte es Widersprüche zwischen der englischsprachigen Version dieser Seite und der Übersetzung geben, gilt die englische Version. Englische Version dieser Seite anzeigen.