Artikel-ID: 000094100 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 17.10.2023

Interner Fehler: Subsystem: FDRGN, Datei: /quartus/fitter/fdrgn/fdrgn_expert.cpp, Zeile: 5653

Umgebung

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Aufgrund eines Problems in der Intel® Quartus® Prime Pro Edition Software Version 22.4 und früher kann dieser interne Fehler während der Fitter-Phase auftreten. Dieser interne Fehler kann auftreten, wenn Pins keine HPS-EMIF-Pins oder GPIO-Ausgangspins sind, die in der dedizierten HPS EMIF-IO-Bank platziert sind, wenn das Intel® Arria® 10 SoC-Gerät verwendet wird.

    Lösung

    Um das Problem zu umgehen, entfernen Sie die Stifte, die sich in der dedizierten HPS EMIF IO-Bank (Spur 3 von Bank 2K) befinden, wenn Sie das Intel® Arria® 10 SoC-Gerät verwenden.

    Verwenden Sie diese Option nur für HPS-EMIF-Pins oder GPIO-Ausgangspins.

    Dieses Problem wurde ab der Intel® Quartus® Prime Pro Edition Software Version 23.1 behoben.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Intel® Arria® 10 FPGAs und SoC FPGAs

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.