Artikel-ID: 000093916 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 23.05.2025

Warum sehe ich Genauigkeitsergebnisse, die höher sind als mit dem F-Tile Ethernet Multirate IP mit einem 100GE-4- oder 200GE-4-Profil ohne FEC und mit aktiviertem PTP angegeben?

Umgebung

    Intel® Quartus® Prime Pro Edition
    Schnittstellen
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Beschreibung

Aufgrund eines Problems beim Starten in der Quartus® Prime Pro Edition-Software Version 22.2 können die Genauigkeitsergebnisse, die durch die RX- und TX-Zeitstamp-Schnittstelle dargestellt werden, größer sein als angegeben, wenn entweder der 100GE-4 ohne RSFEC und mit aktiviertem PTP oder die 200GE-4 Rekonfigurationsgruppe ohne RSFEC und mit aktiviertem PTP verwendet wird.

Lösung

Es gibt keine Problemumgehung für dieses Problem.

Dieses Problem wurde in Version 25.1 der Quartus® Prime Pro Edition Software behoben.

Zugehörige Produkte

Dieser Artikel bezieht sich auf 1 Produkte

Intel® Agilex™ FPGAs und SoC FPGAs

1

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte es Widersprüche zwischen der englischsprachigen Version dieser Seite und der Übersetzung geben, gilt die englische Version. Englische Version dieser Seite anzeigen.