Artikel-ID: 000093764 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 07.11.2023

Warum generiert der Multi-Channel-DMA Intel® FPGA IP für PCI Express* eine 512-Bit-Avalon®-Speicherzuordnungsschnittstelle, wenn er in der Intel® Quartus® Prime Pro Edition Softwareversion 22.4 oder früher im 2x8-256-Bit-Modus konfiguriert ...

Umgebung

    Intel® Quartus® Prime Pro Edition
    Schnittstellen
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Beschreibung

Aufgrund eines Problems in der Intel® Quartus® Prime Pro Edition Software Version 22.4 und früher generiert der Multi-Channel DMA Intel® FPGA IP für PCI Express* fälschlicherweise eine 512-Bit-Datenschnittstelle, wenn er im 2x8 256-Bit-Modus konfiguriert ist.

Lösung

Um dieses Problem zu umgehen, verwenden Sie nur die unteren 256 Bit der exponierten 512-Bit-Schnittstelle.

Dieses Problem soll in einer zukünftigen Version der Intel® Quartus® Prime Pro Edition-Software behoben werden.

Zugehörige Produkte

Dieser Artikel bezieht sich auf 2 Produkte

Intel® Stratix® 10 FPGAs und SoC FPGAs
Intel® Agilex™ FPGAs und SoC FPGAs

1

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.