Artikel-ID: 000092748 Inhaltstyp: Errata Letzte Überprüfung: 26.10.2022

Warum dauert es lange, bis der SDI II Intel® FPGA IP Empfänger beim Empfang des SD-SDI-Videostandards Videostandard erkennt?

Umgebung

    Intel® Quartus® Prime Design Software
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Beschreibung

Aufgrund eines Problems in der Intel® Quartus® Prime Pro Edition Software Version 22.3 und Standard Edition Software Version 21.1 und früher kann es lange dauern, bis der SDI II Intel® FPGA IP Receiver Videostandard erkennt, wenn der SD-SDI-Videostandard empfangen wird.

Dieses Problem kann auftreten, wenn die Taktquellen der rx_coreclk und die xcvr_refclk im SDI II Intel FPGA IP 0 ppm-Toleranz aufweisen.

Lösung

Zur Behebung dieses Problems steht ein Patch für die Intel® Quartus® Prime Standard Edition Software Version 18.1 zur Verfügung.
Laden Sie Patch 0.23std über den entsprechenden Link unten herunter und installieren Sie es und generieren Sie dann Ihre Programmierdatei erneut.

Dieses Problem wird voraussichtlich in einer zukünftigen Version der Intel Quartus Prime Pro/Standard Edition Software behoben.

Zugehörige Produkte

Dieser Artikel bezieht sich auf 7 Produkte

Intel® Stratix® 10 FPGAs und SoC FPGAs
Intel® Agilex™ FPGAs und SoC FPGAs der I-Reihe
Arria® V FPGAs und SoC FPGAs
Intel® Arria® 10 FPGAs und SoC FPGAs
Cyclone® V FPGAs und SoC FPGAs
เอฟพีจีเอ Intel® Cyclone® 10 GX
Stratix® V FPGAs

1

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.