Artikel-ID: 000092449 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 18.11.2024

Warum sehe ich Stabilitätsprobleme beim Designbeispiel für eine dynamische Neukonfiguration, bei dem die F-Tile Ethernet Multirate FPGA IP mit FGT PMAs im externen Loopback verwendet wird?

Umgebung

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Aufgrund eines Problems in der Quartus® Prime Pro Edition Software Version 22.3 kann es bei den Designbeispielen für dynamische Rekonfigurationen, bei denen die F-Tile Ethernet Multirate FPGA IP im externen Loopback mit FGT PMAs verwendet wird, zu Stabilitätsproblemen kommen.

    Abhängig von der genauen Multirate-Variante, die Sie verwenden, können sich diese Probleme als Abweichungen der Paketanzahl, PTP-Genauigkeitsfehler, PTP-Bereitschafts-Timeouts, PTP-Initialisierungsfehler, unerwartete PTP-Statusregisterwerte, RX PCS-Bereitschafts-Timeouts, RX FEC-Sperrfehler oder RX-Paketgültigkeits-Timeouts äußern.

    Lösung

    Zur Behebung dieses Problems ist ein Patch für die Quartus® Prime Pro Edition-Software Version 22.3 verfügbar.
    Laden Sie p atch 0.11 über den entsprechenden Link unten herunter, installieren Sie es und generieren Sie dann Ihre Programmdatei erneut.

    Dieses Problem wurde ab Version 22.4 der Quartus Prime Pro Edition Software behoben.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Intel® Agilex™ FPGAs und SoC FPGAs der I-Reihe

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.