Artikel-ID: 000092145 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 07.12.2022

Warum wird der INTEL® FPGA IP INTEL® FPGA IP in der Intel® Quartus® Prime Pro Edition Software Version 22.1 nicht generiert?

Umgebung

  • Intel® Quartus® Prime Pro Edition
  • FIR II Intel® FPGA IP
  • Windows® 10 family

    BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Der INTEL® FPGA IP VON INTEL® FPGA IP generiert beim Upgrade auf die Intel® Quartus® Prime Pro Edition Software Version 22.1 mehrere Avalon Streaming-Parameter.

     

    Fehler: ip_firII.compiler_compiler_ii_0: Es gibt einen unbekannten Fehler

    Fehler: ip_firII.compiler_ii_0: Die Ausgabe-Bitbreite sollte größer als 1 sein

    Fehler: ip_firII.compiler_compiler_ii_0: Port-ast_sink_data ist nach der Ausarbeitung nicht vollständig definiert

    Fehler: ip_firII.compiler_compiler_ii_0: Port-ast_source_data ist nach der Ausarbeitung nicht vollständig definiert

    Fehler: ip_firII.compiler_ii_0.avalon_streaming_sink: Datenbreite (-1) muss ein Vielfaches von BitsPerSymbol (8) sein

    Fehler: ip_firII.compiler_ii_0.avalon_streaming_sink: Signal ast_sink_data[-1] von Typdaten muss breite [1-8192] haben

    Fehler: ip_firII.compiler_ii_0.avalon_streaming_source: Signal ast_source_data[-1] von Typdaten muss breite [1-8192] haben

    Fehler: ip_firII.compiler_ii_0.avalon_streaming_source: "Data Bits per Symbol" (dataBitsPerSymbol) 0 ist außer Reichweite: 1-131072

     

    Diese Fehler werden nur unter Windows* angezeigt.

    Lösung

    Installieren Sie Patch 0.16, um dieses Problem zu beheben, wenn Sie die Intel® Quartus® Prime Pro Edition Software Version 22.1 des INTEL® FPGA IP VON INTEL® FPGA IP.0 verwenden.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 10 Produkte

    Arria® II FPGAs
    Arria® V FPGAs und SoC FPGAs
    Intel® Arria® 10 FPGAs und SoC FPGAs
    Cyclone® IV FPGAs
    Cyclone® V FPGAs und SoC FPGAs
    Intel® Cyclone® 10 FPGAs
    Intel® MAX® 10 FPGAs
    Intel® Stratix® 10 FPGAs und SoC FPGAs
    Stratix® IV FPGAs
    Stratix® V FPGAs

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.