Artikel-ID: 000091708 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 22.09.2022

Warum erhalte ich eine Diskrepanz zwischen der erwarteten Decoder-Ausgabe und der tatsächlichen Decoder-Ausgabe, wenn ich den 5G-CPU-CPU-IP-Core mit A ab 2020.04 aemisch simuliere?

Umgebung

  • Intel® Quartus® Prime Pro Edition
  • 5G LDPC
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Wenn das 5G-INTEL® FPGA IP-Designbeispiel mit der Intel® Quartus® Prime Pro Edition Software Version 21.1 oder 21.2 generiert wird, sehen Sie, dass die vom Decoder erwarteten Ausgänge nicht mit den tatsächlichen Ausgängen in der Adcc-Platin-Pro-Simulation übereinstimmen. Dieses Problem wurde durch die A stromfreie Version 2020.04 verursacht, für die die Intel® Quartus® Prime Pro Edition Software Version 21.1 und 21.2 Simulationsdateien generiert.

    Lösung

    Dieses Problem wurde mit der Version 2021.4 von A ab der Intel® Quartus® Prime Pro Edition Software Version 21.3 behoben. Gestalten Sie Ihr Design mit der aktualisierten Intel Quartus Software-Version erneut.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Intel® programmierbare Geräte

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.