Wenn Sie den Konfigurationsmodus Avalon® Streaming x16 oder Avalon Streaming x32 auf Intel Agilex® 7 F-Series 019/023, Intel Agilex® 7 I-Series 019/023 und zukünftigen Geräten verwenden, gibt es Zweizweck-Pins-Nutzungsbeschränkungen, um die Notwendigkeit zu beseitigen, die FPGA mit dem Strom zu fahren, wenn der FPGA in den seltenen, nicht behebbaren Fehlerstatus gelangen.
In der folgenden Tabelle finden Sie Einschränkungen für Dual-Purpose-Pins für Avalon Streaming x16 oder x32 Konfigurationsschema.
Pins für zwei Zwecke | Avalon®-Streaming x16 | Avalon Streaming x32 | ||
Nicht im Benutzermodus verwendet | Im Benutzermodus verwendet | Nicht im Benutzermodus verwendet | Im Benutzermodus verwendet | |
AVST_CLK | Einstellung: Als Eingangs-Tri angegeben | Einstellung: Als reguläre I/O verwenden Pin Connection: Wird als Eingabe verwendet und weisen Sie ALLE Pins in der Pin-Zuweisung zu. | Einstellung: Als Eingangs-Tri angegeben | Einstellung: Als reguläre I/O verwenden Pin Connection: Wird als Eingabe verwendet und weisen Sie ALLE Pins in der Pin-Zuweisung zu. |
AVST_VALID | ||||
AVST_DATA[15:0] | ||||
AVST_DATA[31:16] | Keine Einschränkungen; kann eine beliebige Einstellung sein. |
Notizen:
1. Alle Pins im gleichen Gruppennamen müssen der physischen Pin in der Pin-Zuweisung zugewiesen werden. Wenn beispielsweise nur 2 von 16 Pins von AVST_data[15:0] Pins verwendet werden, müssen alle 16 Pins den physischen Pins zugewiesen werden, einschließlich der nicht verwendeten Pins im Benutzerdesign.
2. Alle Pins, die der Pin-Zuweisung zugewiesen werden, müssen sich in einem bekannten Zustand befinden, entweder schwach beim Hoch- oder Herunterziehen.
3. Diese Einschränkung gilt nicht für Intel Agilex® 7 F-Reihe 012/014/022/027 und Intel Agilex® 7 Geräte der I-Reihe 022/027.
Die oben stehenden Informationen finden Sie auch im Benutzerhandbuch Intel Agilex® Konfiguration.