Artikel-ID: 000091170 Inhaltstyp: Fehlermeldungen Letzte Überprüfung: 31.03.2023

Fehler(19261): Signal pcie_rstn_pin_perst wurde auf einen Ort beschränkt, der ein Stift mit zwei Zwecken ist und von DER PCIe HIP als nPERST verwendet werden kann.

Umgebung

  • Intel® Quartus® Prime Pro Edition
  • Avalon-ST Intel® Stratix® 10 Hard IP für PCI Express*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Der folgende Fehler wird beim Kompilieren eines Designs angezeigt, das die Intel® Stratix® 10 Hard IP for PCI Express für ein 1SG040* Gerät OPN umfasst.
    Die nPERSTL0-Pin dieses Gerätepakets ist ein Dual-Zweck und befindet sich in einer 3,0-V-Bank.

    Fehler(19261): Signal pcie_rstn_pin_perst wurde auf einen Ort beschränkt, der ein Stift mit zwei Zwecken ist und von DER PCIe HIP als nPERST verwendet werden kann.

    Lösung

    Wenn Sie diese Pin als PCI Express nPERST mit I/O-Standards von 1,2 V, 1,5 V, 1,8 V, 2,5 V oder 3,0 V LVTTL verwenden, sollte die folgende Zuweisung in der Datei Intel® Quartus® Prime Software Settings (.qsf) hinzugefügt werden, um die GPIO-Nutzung zu deaktivieren und den Fehler zu beheben.
    set_instance_assignment -name USE_AS_3V_GPIO EIN zu pin_name

    Beispiel:
    set_instance_assignment -name USE_AS_3V_GPIO EIN zu pcie_rstn_pin_perst

    Dieses Problem wird ab der Intel® Quartus® Prime Pro Edition Software Version 21.3 behoben.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Intel® Stratix® 10 FPGAs und SoC FPGAs

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.