Wenn während des Hochfahrens eines Intel Agilex® 7 Geräts eine Offset-Spannung bei VCCBAT zwischen 60 mV* und 225 mV vor dem Einschalten vorhanden ist, kann das Gerät in einen Testmodus wechseln und eine erfolgreiche Konfiguration verhindern.
Um zu überprüfen, ob dies Sie betrifft, testen oder überprüfen Sie die folgenden Verhaltensweisen:
- Verwenden Sie jtagconfig --debug in einer Konsole. Der IDCODE wird nicht korrekt gelesen, und das Capture Instruction Register (IR), nachdem das Gerät nicht mehr zurückgesetzt wurde, ist 88 Bit lang. Die Länge kann variieren, wenn sich mehr als 1 Gerät in der Kette befindet.
- Scope nSTATUS, VCCIO_SDM, VCCPT und VCCL_SDM. nSTATUS wird unbeabsichtigt niedrig gezogen, wenn VCCIO_SDM hochgefahren wird.
- Die Zeit zwischen VCCBAT-Hochfahren bis zu nSTATUS , die bestätigt wird, beträgt ungefähr 6,2 ms.
Um dieses Problem zu umgehen, können Sie kurzfristig versuchen, eine der folgenden Empfehlungen zu implementieren:
- Fügen Sie ausreichende Mengenkondensatoren hinzu, die von VCCBAT's VRM zugelassen sind, um die Offset-Spannung unter 50 mV* oder 60 mV* zu reduzieren.
- Fügen Sie einen Pulldown-Widerstand auf der VCCBAT-Schiene hinzu, um die Offset-Spannung unter 50 mV* oder 60 mV* zu reduzieren.
Eine langfristige Lösung finden Sie in den neuesten Richtlinien für die Pin-Verbindung Intel Agilex® Gerätereihe
*Hinweis:
- 50 mV für Betriebstemperatur unter 0 °C (Industrieklasse)
- 60 mV für Betriebstemperatur über 0 °C (Extended Grade)