Artikel-ID: 000088538 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 07.12.2021

Warum kann der Cypress NAND-Flash nicht von Cyclone® V SoC-FPGAs erkannt werden?

Umgebung

  • Intel® Quartus® Prime Standard Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Der Cypress-NAND-Flash wird von Cyclone® V SoC-FPGAs möglicherweise nicht erkannt, wenn Sie die Richtlinien für die Verbindung von Cyclone® V GX, GT, E, SX, ST und SE Gerätefamilien-Pinsbefolgt haben, wobei empfohlen wird, NAND_RB über einen Pull-up-Widerstand von 1K· bis 10Ktp an VCCPD_HPS anzuschließen.

    Lösung

    Für Cypress-NAND-Flash wird empfohlen, NAND_RB über einen Pull-up-Widerstand von 10Knisch-50K komplizierter mit VCCPD_HPS zu verbinden.

    Die Pin-Verbindungsrichtlinien für Cyclone® V GX, GT, E, SX, ST und SE Gerätefamilien werden in einer zukünftigen Version mit diesen Informationen aktualisiert.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 3 Produkte

    Cyclone® V SE SoC-FPGA
    Cyclone® V ST SoC-FPGA
    Cyclone® V SX SoC-FPGA

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.