Dieser Fehler kann in der Intel® Quartus® Prime Pro Edition Software v21.3 und früher auftreten, wenn Sie IOPLLs in Banks 3C und 3D in Intel Agilex® 7 SoC FPGA Geräten der F-Reihe verwenden.
Der Fehler tritt auf, weil die HPS Shared GPIO Banks (3C & 3D) IOPLLs in normalen und Source Synchronen Kompensationsmodi nicht unterstützen.
Wenn das IOPLL im normalen oder quellsynchronen Modus betrieben werden muss, wählen Sie einen Standort aus, der nicht an die HPS-Bank angrenzt. Alternativ können Sie einen anderen IOPLL-Kompensationsmodus auswählen.
Diese Informationen werden zu einer zukünftigen Version des Intel Agilex® 7 FPGA Taktungs- und PLL-Benutzerhandbuchs hinzugefügt.