Artikel-ID: 000087196 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 15.05.2013

Benutzerhandbuch für die CPRI MegaCore-Funktion – Dokumente separate tx_ex_buf_delay_valid und rx_ex_buf_delay_valid Registerfelder

Umgebung

    Intel® Quartus® II Anmeldungs-Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Kritisches Problem

Beschreibung

Ab der Softwareversion 11.0 des CPRI IP-Kern, die tx_ex_buf_delay_valid Felder und rx_ex_buf_delay_valid des Registers CPRI_EX_DELAY_STATUS (bei Offset-0x40) werden in einem einzigen ex_buf_delay_valid Feld kombiniert. Das tx_ex_buf_delay Feld und das rx_ex_buf_delay Feld gleichzeitig aktualisiert werden, und aus diesem Grund wird ein einziges ex_buf_delay_valid Feld angezeigt wenn ihre Werte gültig sind. Das neue ex_buf_delay_valid Register Das Feld befindet sich auf Bit [16] im CPRI_EX_DELAY_STATUS Register, und Bit [31] ist jetzt Reserviert.

Allerdings gibt es einige Versionen des CPRI MegaCore Function Benutzerhandbuch dokumentieren die tx_ex_buf_delay_valid Felder und rx_ex_buf_delay_valid des Registers CPRI_EX_DELAY_STATUS (bei Offset-0x40) wie in früheren Versionen des IP-Kerns.

Lösung

Beziehen Sie sich nicht auf Bit [31] im CPRI_EX_DELAY_STATUS Register in CPRI IP-Core-Versionen 11.0 und neuer. Bit [16] bietet die Funktionalität dieses Bit [31] wurde in früheren Versionen des IP-Kerns bereitgestellt.

Dieses Problem wurde in Version 12.1 SP1 des CPRI behoben Benutzerhandbuch für die MegaCore-Funktion.

Zugehörige Produkte

Dieser Artikel bezieht sich auf 1 Produkte

Intel® programmierbare Geräte

1

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte es Widersprüche zwischen der englischsprachigen Version dieser Seite und der Übersetzung geben, gilt die englische Version. Englische Version dieser Seite anzeigen.