Artikel-ID: 000086808 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 14.07.2021

Warum schlägt der EMIF-Datenverkehrsgenerator 2.0 bei höheren Frequenzen für Multi-Rank-LRDIMM fehl, der auf externe Speicherschnittstellen Intel Agilex® 7-FPGA-IP ausgerichtet ist?

Umgebung

  • Intel® Quartus® Prime Pro Edition
  • Speicherschnittstellen und Controller
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Aufgrund eines Problems in der Intel® Quartus® Prime Pro Edition Software Version 21.2 und früher kann der EMIF-Datenverkehrsgenerator 2.0 bei 1333 MHz oder höheren Taktfrequenzen ausfallen, wenn ein LRDIMM mit mehreren Stufen auf die externen Speicherschnittstellen Intel Agilex® 7 FPGA IP ausgerichtet ist.

     

     

    Lösung

    Wenn beim Start oder Ende der Burst-Länge von 8 Bitfehler auftreten, erhöhen Sie die zusätzliche Bus-Zeit (wie unten gezeigt) unter der Registerkarte Controller in der External Memory Interfaces Intel Agilex® 7 FPGA IP.

    Zusätzliche Lese-zu-Schreib-Zeit (gleicher Rang)

    Zusätzliche Schreib-zu-Lese-Zeit (gleicher Rang)

    Zusätzliche Lese-zu-Lese-Zeit (verschiedene Reihen)

    Zusätzliche Lese-zu-Schreib-Zeit (verschiedene Reihen)

    Zusätzliche Schreib-zu-Schreib-Zeit (verschiedene Reihen)

    Zusätzliche Schreib-zu-Lese-Zeit (verschiedene Reihen)

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Intel® Agilex™ FPGAs und SoC FPGAs

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.