Artikel-ID: 000086744 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 22.02.2018

Warum schlägt der Schreibbefehl an serielle EPCQ512A-Konfigurationsgeräte fehl, wenn geräte mit Arria® V, Cyclone® V oder Stratix® V verwendet werden?

Umgebung

  • Intel® Quartus® Prime Standard Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Aufgrund eines bekannten Problems mit Designs, die in Intel Quartus® Prime Software 16.1 Update 1 oder früher kompiliert wurden, können Flash-Schreibvorgänge auf EPCQ512A-Geräte ausfallen, wenn die ASMI Parallel P oder Remote Update IP für EPCQ-Geräte verwendet werden, die im QUAD-Modus, d. h. im ASx4-Modus konfiguriert sind.

    Dies liegt daran, dass der Opcode für erweiterte Quad-Schreibvorgänge von EPCQ fälschlicherweise generiert wird.

    Lösung

    Bei Designs, die in Intel Quartus Prime Software 16.1 Update 1 oder früher kompiliert wurden, muss der Schreib-Opcode auf 38h geändert werden.

    Dieses Problem wurde in Intel Quartus Prime Standard Version 16.1 Update 2 und neuer behoben.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 4 Produkte

    Arria® V FPGAs und SoC FPGAs
    Stratix® V FPGAs
    Cyclone® V FPGAs und SoC FPGAs
    Intel® FPGA-Konfigurationsbaustein EPCQ

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.