Artikel-ID: 000086706 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 30.05.2017

Warum schaltet sich das Arria-10-DDR4-MMR-Signal (mmr_slave_readdatavalid_0) um, selbst wenn kein Benutzer eine Leseanforderung besteht?

Umgebung

    Intel® Quartus® Prime Pro Edition
    Externe Speicherschnittstellen für Intel® Arria® 10 FPGA IP
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Beschreibung

Wenn die Option Enable Memory-Mapped Configuration and Status Register (MMR) Interface (MMR) Enable Memory-Mapped Configuration and Status Register (MMR) Interface aktivieren unter der Controller-Registerkarte im Arria® 10 DDR4 IP Parameter Editor aktiviert ist, kann es sein, dass das MMR-Signal (mmr_slave_readdatavalid_0) umschaltet, selbst wenn kein Leseantrag des Benutzers besteht.

Lösung

Dieses Problem wird voraussichtlich in einer zukünftigen Version der Quartus® Prime Software behoben werden.

Zugehörige Produkte

Dieser Artikel bezieht sich auf 1 Produkte

Intel® Arria® 10 FPGAs und SoC FPGAs

1

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte es Widersprüche zwischen der englischsprachigen Version dieser Seite und der Übersetzung geben, gilt die englische Version. Englische Version dieser Seite anzeigen.